募集要項
- 仕事内容
-
CMOSイメージセンサーのアナログ回路設計における要件開発、設計仕様策定、回路設計/検証(AD/DA、アナログ信号処理回路)、評価、新規回路方式、アーキテクチャ開発業務。【リーダー/担当者】
CMOSイメージセンサー(CIS)のアナログ設計者を募集。
要件開発、設計仕様策定、回路設計/検証(AD/DA、アナログ信号処理回路)、評価、新規回路方式、アーキテクチャ開発業務になります。
■組織としての担当業務
当社の半導体ビジネスを支えるCMOSイメージセンサーを担当。
主として最近需要の増加が著しいモバイル向けカメラのカテゴリのCMOSイメージセンサーの製品化開発をアナログ設計を中心として行います。
新機能の顧客への提案を行い、製品化開発を行うところから、量産化まで幅広く携われる。
■担当予定の業務内容
アナログ回路設計業務 設計仕様策定、回路設計/検証(AD/DA、電圧発生回路、アナログ信号処理回路)、評価、新規回路方式、アーキテクチャ開発業務。
製造事業所との情報共有、課題発生時の連携など他部署との協業も多い。
設計後は測定及び製品化チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行う。
アナログ設計を中心に担当いただきますが、担当範囲外の多くの方と関わり、他部署と協力関係を築く中でアナログ設計技術以外の多くの知識を身に着けることができ、大きな成長ができます。
■想定ポジション
担当者、サブリーダー、リーダークラスいずれかのアサインを想定。
■職場雰囲気
顧客からの要求仕様に対して、どう設計仕様に落とし込めるのか、設計検討段階からさまざまな課題を解決しながら開発を進めている。
単なるアナログ設計ではなく、センサー内部のアーキテクチャと顧客のカメラシステムのアーキテクチャの両面でどうあるべきかアナログ設計エンジニアだけでなく、ロジック設計エンジニアや画素設計エンジニアと議論しながら開発。
技術教育体制も整っており、組織としてサポートする体制があり、多くの経験者採用の方々が活躍。
■描けるキャリアパス
アナログ設計技術を中心にスタートしますが、画素、ロジック(デジタル)設計、FWなどの多くの技術が集約されたイメージセンサーの業務に関われるため、アナログ設計のスペシャリストから、イメージセンサーのプロジェクトリーダーまで幅広いキャリアパスが選択可能。
本人のキャリアプランに合わせ、設計業務の前に製品評価業務を経験して、CMOSイメージセンサーの全体像を把握することも可能。
※従事すべき業務の変更の範囲:会社の定める業務(別の職務領域や技術領域)
- 応募資格
-
- 必須
-
【必要となるスキル/経験】
●必須
・半導体アナログ回路設計経験(Amp、AD/DAコンバータ、PLL/DLL設計、電源回路、I/F設計、メモリ回路設計等) もしくは高速シリアルインターフェースシステムの回路設計業務を経験されている方。
※半導体の種類は問いません。
・3名以上のチームのリーディング経験
●あると望ましい
CMOSイメージセンサでの設計経験
Verilog/Verilog-Aの使用経験 ・アナログレイアウト設計経験 ・各種H/W設計経験および特性・機能評価、不良解析経験
【求める語学力】
●必須
業務に関する英語のドキュメントを読んで理解できる方。英語で資料を書ける方
●尚可
TOEIC650点以上
英会話ができる方
海外顧客対応経験
- 雇用形態
- 正社員 ※試用期間3か月(同一条件)
- 勤務地
-
大阪市北区中之島、福岡県福岡市早良区
(大阪か福岡、どちらの勤務地を希望か明記)
※就業場所の変更の範囲:全国の支社、工場、営業所
- 勤務時間
-
標準労働時間帯 9:00~17:30(勤務時間:7時間45分 休憩:45分)
フレックスタイム制あり(コアタイムなし)
時間外労働あり
- 年収・給与
-
上級担当:約800万円~/リーダー:約950万円~
※経験に応じて要相談
※会社業績や個人評価等に応じて変動します
- 待遇・福利厚生
-
社会保険(健康・厚生年金・雇用・労災)
通勤費支給
賞与:年2回支給(6月、12月)
屋内禁煙(屋外に喫煙場所あり)
- 休日休暇
-
完全週休二日制(土日、祝祭日)
フレックスホリデー(個人が設定できる連続休暇制度)、年末年始、慶弔、等
年次有給休暇(初年度6~17日、勤続年数に応じて最大24日)
- 選考プロセス
-
書類選考⇒一次面接⇒(適性検査)⇒二次面接⇒内定
※年収通知は二次面接後
