募集要項
- 募集背景
- 弊社はシンガポールに本社を置き、世界17ヵ国にて17,832人が所属するエンジニアリングサービスカンパニーです。GE、ソニー、日立等の大企業とパートナーシップを結んでおり、3年から10年という長期的なプロジェクトに関わる事が可能です。2021年にはSynapse Design社を買収して、現在半導体およびConnected Engineering専門技術の向上を図っています。今後も半導体事業を拡大し、2,000人のエンジニアを追加採用の実現を目指しています。
- 仕事内容
-
常駐先は、イメージセンサ売上世界シェアトップの国内大手半導体メーカー!常駐先の国内半導体メーカーにて、以下の業務をお任せします。
・CIS 低電力ロジック設計 (PowerGatingなど)
・低電力技術開発 及び 標準化 (低電力IP整備、ツール評価など)
<使用ツール>
・論理設計検証系ツール VCS/Xcelium/JasperGold/Spyglass Lint,CDC,DFT/Verdi/PowerPro等
・ミドルデザイン系ツール Design Compiler/Formality/PrimeTime/PrimePower等
・多電源設計系ツール VC-LP/VCS NLP/Xcelium等
・言語 Verilog, System Verilog, UPF, TCL, C言語, perl/python等を用いたテキスト処理
<英語使用割合>
全体業務の20% 程度
<職場環境>
製品差異化につながる低電力化のニーズは大きく、顧客の期待を超える低電力の実現に向け、モチベーションを高く持って業務に当たっています。
<常駐先企業>
イメージセンサーを中心に、マイクロディスプレイ、各種LSI、半導体レーザーなどのデバイス事業を展開する大手国内半導体メーカーです。同社の開発するイメージセンサーは、スマートフォンカメラをはじめ、近年はIoT機器、車、医療機器等にも搭載され、世界で圧倒的なシェアを誇っています。今後は車載カメラやセキュリティカメラ、ファクトリーオートメーションなど新規領域における成長が期待されています。AIとIoTの技術革新が進むにつれイメージセンサーの重要性はさらに高まり、需要は伸び続けています。
- 応募資格
-
- 必須
-
●必須要件●
通常のロジック設計・検証スキルに加え、
UPFを用いた業務経験(1年以上) 又は ミドルデザイン以降の業務経験(5年以上)
- 歓迎
-
〇尚可要件〇
・低電力設計経験
デザインを分析し、電力課題の特定から低電力施策適用までの全て、又は一部の経験がある。
・ミドルデザイン以降設計経験
論理合成(DC)~配置配線(ICC2)領域の全て、又は一部の経験を活かし、論理設計に反映できる。
- フィットする人物像
-
<こんな方をお待ちしてます>
・収入アップ、キャリアアップを目指したい方
・外資系成長企業で新たなキャリアを築きたい方
・積極的にコミュニケーションを取り自発的に業務を進める方
・年齢ではなく実力を評価なされたい方
- 雇用形態
- 正社員 定年65歳
- 勤務地
- 神奈川県 厚木市
- 勤務時間
-
勤務時間:9:00~17:30 ※プロジェクトにより変動の可能性あり。
- 年収・給与
- 年俸 500万円 ~ 700万円
- 待遇・福利厚生
-
◆昇給年1回 (6月) ※契約社員は更新のタイミングで見直しあり
◆通勤手当(上限2万/月)
◆給与詳細:完全年俸制(1/12を毎月支給)
◆残業手当
◆各種社会保険完備
• 厚生年金
• 健康保険(協会けんぽ)
• 雇用保険
• 労働者災害補償保険
◆健康診断(被扶養者健康診断、人間ドック、婦人科健診など)
◆65歳定年制 ※役職定年なし(定年後もコンサルタントとして引続き雇用する可能性あり)
◆社内研修制度(オンライン)
◆試用期間3ヶ月、業務・待遇変更なし
◆受動喫煙防止対策:あり(屋内禁煙)
- 休日休暇
-
◆年間休日120日以上
◆完全週休2日制(土・日)
◆祝日
◆年末年始休暇
◆有給休暇
◆産前産後休暇
◆育児休暇
◆介護休暇
◆忌引休暇
※常駐先の業務にともなって休日・休暇は変動の可能性があります。すべて大手メーカーのため、年次休暇などは充実している場合がほとんどです。
- 選考プロセス
-
▼応募/Web
▼書類選考あり
▼面接/1~2回
※オンライン面接
▼内定
※応募から内定までは4週間程度を予定しております。
※面接日・入社日は相談に応じます。
- キャリアパス・評価制度
-
グローバルに事業展開しており、外国籍エンジニアも多数活躍中。
オフショア開発や外国人エンジニアのマネジメントに触れるなど、市場価値の高いエンジニアとして経験を積めます。