募集要項
- 募集背景
- 業績好調に伴う増員
- 仕事内容
-
超上流から/大手企業と取引多数/年間休日128日でWLB◎/ベテラン歓迎【職務概要】
■FPGA設計を中心に仕様打ち合わせ~基本設計~詳細設計・評価・検査まで幅広くご経験・スキルに合わせてご担当頂きます。
■大手メーカー(半導体業界の企業、産業機械メーカー)向けの製品開発
を中心に行います。持ち帰り案件も多数ございます。
【使用するFPGA】
■Xilinx/Zynq(Vivado)
■インテル FPGA(Quartus)
■Lattice(Diamond)
<ポジションについて>
「上流工程から一括受注」企画から受注している案件が多数あります。要件定義、基本設計などから携わって頂き、設計・検査・運用・保守と一貫して行うことができるのが特徴です。ご経験によりリーダーもお任せいたします。
【業務内容変更の範囲】
同社業務全般
- 応募資格
-
- 必須
-
【いずれか必須】
・Verilog又はVHDL言語を使用した論理回路設計
・Xilinx、Intel、LatticeいずれかのFPGA又はCPLD開発経験
【尚可】
・高速通信、画像処理などの設計経験
・SoCFPGA開発経験
・電子回路設計
・オシロスコープ等測定器の使用経験
・ソフトウェア設計経験
- 歓迎
- ※活かせる経験については上記「応募資格」欄に併記しております
- フィットする人物像
-
・自ら能動的に行動できる人
・コミュニケーションが円滑に出来る方
・向上心のある方
- 雇用形態
-
雇用形態:正社員
契約期間:無期
試用期間:有(6ヶ月)
- 勤務地
-
プロジェクト先により異なる(東京都府中市を想定)
プロジェクトにより異なる(JR武蔵野線「北府中」駅 徒歩5分)
勤務地変更の範囲:取引先(案件先)の勤務地により異なる
- 勤務時間
- フレックスタイム制(コアタイム:11時00分~14時00分)
- 年収・給与
-
年収:600万~700万程度
月給制:月額428500円
給与:■経験、スキル、年齢を考慮の上、同社規定により優遇
賞与:年2回
昇給:年1回
- 待遇・福利厚生
-
交通費全額支給、半日休暇制度有り、人間ドック補助、資格取得支援制度、成果手当有(新規案件獲得、プロジェクト達成率・進捗率などが評価されます。評価に応じて金額は異なります。)
喫煙情報:屋内禁煙
- 休日休暇
- 【休日日数128日】週休2日制(基本は土・日・祝)※会社カレンダーによる、祝日、夏期休暇5日、年末年始8日(12/28~1/4)、産休・育休、有給休暇17日~22日
- 選考プロセス
-
書類選考→一次面接(web)→最終面接→内定
※最終面接の前に適性検査(web/性格検査)を実施する場合があります。
※状況により変更になる場合あり
