募集要項
- 募集背景
-
私たちは、米国発CMOSイメージセンサ、アナログ、タッチ、ディスプレー関連の研究開発日本研究所です。
日本での研究開発機能をさらに強化していくために、
即戦力として活躍していただけるエンジニアを積極的に採用します。
定年が無く、シニア年代でも働き続けられます。
- 仕事内容
-
製品の機能と性能要求に基づいて、センサーアレイ読み出し回路の提案、システム設計を実施。高速PHY/IP開発における社内能力を強化するためのエントリーレベルの高速インター
フェース(SerDes)エンジニアを募集しています。候補者は、シニアエンジニアの指導
の下、シミュレーション、検証、ラボでの特性評価タスクを実行することで、進行中の
製品プログラムおよび次世代の実現可能性調査に貢献します。この役割は、設計ブロッ
クに対し体系的な成長パスを提供し、将来のテープアウトにおける技術的意思決定を推
進します。
・担当するSerDes関連ブロックの回路/システムシミュレーションと基本解析を実行
し、結果と次のアクションをまとめます。
・アナログ/デジタル/レイアウトチームと連携し、ブロック統合および検証アクティビ
ティ(インターフェース、リグレッション、コーナーカバレッジ)をサポートします。
・セットアップの準備、データ収集、デバッグおよびシミュレーションと測定の相関関係
のサポートを通じて、シリコンの立ち上げとラボでの特性評価を支援します。
・明確なドキュメント(前提条件、チェックリスト、レポート)を維持し、簡潔な最新情
報を提供して技術レビューに貢献します。
- 応募資格
-
- 必須
-
・アナログ設計エンジニアとして5年の経験
・学歴:電気工学、コンピュータ工学、または関連分野の学士号または修士号(もしくは
同等の実務経験)。
・基礎知識:回路および/またはデジタル設計の基礎(デバイス、アンプ、フィードバッ
ク、サンプリング、タイミング、基本的なシグナルインテグリティの概念)に関する確
かな理解。
・分析スキル:シミュレーション/測定結果を解釈し、差異を特定し、観察結果を明確に
伝える能力。
・ツールとワークフロー:Linux/UNIX環境での作業に慣れており、シミュレーション、
データ、およびドキュメントを体系的に管理できる能力。
・コミュニケーションとチームワーク:部門横断的なチームと連携し、細部まで注意を払
って作業を文書化(レポート、スライド、チェックリスト)できる能力。
・オーナーシップ:定義されたタスクを引き受け、完了まで推進し、行き詰まった場合は
早期に支援を求める意欲。
・語学力:ビジネスレベルの日本語および英語でのコミュニケーション能力
- 歓迎
-
・ミックスシグナルシミュレーション:SPICEベースのシミュレーション(例:Spectre
/HSPICE)および/またはミックスシグナル環境(Verilog-AMS/Verilog-A)の経験
- フィットする人物像
-
・これまでの専門のみに拘わらず、新しいことにも積極的に取り組める方
・協調性があり、チームメンバーとコミュニケーションを取りつつ仕事を進めて行ける方
- 雇用形態
- 正社員
- 勤務地
- 神奈川県新横浜 または 京都府四条
- 勤務時間
- 標準労働時間帯 9:00-18:00(勤務時間8時間 休憩60分)、フレックスタイム制有り
- 年収・給与
-
700万円 ~ 1499万円(ストックオプション、インセンティブ別途)
インセンティブは会社業績等を勘案し、その都度決定します。
- 待遇・福利厚生
-
試用期間 3か月間
給与 年棒制(月額給与;年棒を12分割)
経験や能力を考慮の上、当社規定により決定いたします。
通勤費を別途支給いたします。
昇給 年1回
賞与、退職金は年棒に含まれます。
社会保険;健康保険、厚生年金保険、雇用保険、労災保険
定年無し
- 休日休暇
-
休日 土日、祝日
休暇 年次有給休暇(初年度入社6か月後に10日付与、傷病休暇10日)
<アピールポイント>
US系企業倫理からくるLBGTや年齢差別への対応だけでなく、有給取得奨励や外資系ならでの長期休暇の取りやすさがある。さらに人に優しいカルチャーの例として、独自の私傷病休暇(年間80時間)があり、本人だけでなく、ご両親やお子さんの通院などの付き添い、送迎にも使用出来ます。
- 選考プロセス
-
〔書類選考〕⇒〔面接2~3回〕⇒〔内定〕
〔応募書類〕;英文の履歴書及び職務経歴書