募集要項
- 募集背景
- 戦略的且つ減員による補充
- 仕事内容
-
プライム一部上場の安定企業!幅広く、確かなスキルを身につけたい方にオススメです!【職務概要】
SmartNICを用いたハードウェアアクセラレーションに関する設計、開発を担当します。
【職務詳細】
・Intel社製 PACにおけるソフトウェア処理のハードウェアオフロード
・Xilinx社製 Alveoにおけるソフトウェア処理のハードウェアオフロード
・様々な分野のメーカー様(産業用機械、車載機器、映像機器など)からのプライム案件が80%以上で、要件定義~保守まで一貫して対応しております。
・3~20名程度のチーム作業で、これまでのご経験を活かしやすい作業から担当して頂き、徐々にメイン作業に携わって頂きます。
<仕事環境>
1つの組織内でハードウェアエンジニアとソフトウェアエンジニアが、隣り合ってシステム開発をする環境となっています。分野が異なるお互いの視点をリアルタイムで共有することで、よりスピード感のある製品開発を可能にしています。また、デバイスメーカーとのパートナーシップにより、常に最先端のデバイスを用いた開発手法で業務を遂行をしています。
【業務内容変更の範囲】
同社業務全般
- 応募資格
-
- 必須
-
【必須】
・FPGA設計、デジタル回路設計の経験(5年以上)
【尚可】
・基板回路設計、FPGA論理設計の両方のスキル
・Xilinx社SoC、Intel社SoC FPGA開発経験
・製品の仕様検討~市場投入までのプロセス経験
・一括外注管理経験
・PM/PL/PMO経験
- 歓迎
- ※活かせる経験については上記「応募資格」欄に併記しております
- フィットする人物像
-
・好奇心や探究心を持ち新しいものにチャレンジできる方
・システムの改善点を考え、前向きな提案を行える方
- 雇用形態
-
雇用形態:正社員
契約期間:無期
試用期間:有(6ヶ月)
- 勤務地
-
神奈川県横浜市中区桜木町1-1
JR各線「桜木町」駅 徒歩1分
- 勤務時間
- フレックスタイム制(コアタイムなし) 標準労働時間帯:9時00分~17時30分/7時間30分
- 年収・給与
-
年収:448万~895万程度
月給制:月額236000円
給与:■経験、スキル、年齢を考慮の上、同社規定により優遇
賞与:年2回(7月、12月)
昇給:年1回(4月)
- 待遇・福利厚生
-
【社会保険】健康保険、厚生年金、雇用保険、労災保険【福利厚生】自社健康保険組合、財形(財形貯蓄奨励金)、退職金、社員持株会、時間短縮勤務、慶弔金、保養所、独身寮、社宅 他
喫煙情報:敷地内禁煙(喫煙場所あり)
- 休日休暇
- 完全週休2日制(土・日)、祝祭日、夏季休暇、年末年始休暇、有給休暇、慶弔・特別休暇、長期休暇、育児・介護休暇 他 ※年間休日125日
- 選考プロセス
-
書類選考→面接(1~2回)→内定
※途中で適性テストあり
※状況により変更になる場合あり