募集要項
- 募集背景
- 同社の提供する設計・検証サービス/コンサルティングに対するクライアントからの評価が高く、依頼が増加しています。また、新規分野として自社製品としての検証ツールの開発・販売、更には海外展開も始めました。今後、より組織を強化・充実し事業を拡大していくために、向上心を持った新たな仲間を募集しています。
- 仕事内容
-
半導体開発におけるRTL設計、機能検証(第三者検証サービス含む)、検証IP開発、更にはEDA検証ツール開発といった業務を行っています。~安定した伸びを⾒せる半導体業界/働きやすい環境/⾼評価を得ている⾼い技術⼒~
■業務詳細:
*半導体の論理設計、検証およびツール開発業務をご担当頂きます。3-4名のチームでプロジェクトに携わります。⼊社後はOJTで先輩と業務を⾏うので安⼼です。
仕様検討・作成→RTL実装→検証仕様作成→検証実施の⼀連の流れを担当していただきます。
対象も、画像処理、画像認識、AI、プロセッサ、バス(インターコネクト)、メモリ―コントローラなどなど多種多彩です。
*さらにはツール開発:これまでの実経験に基づく、開発・検証効率を⼤幅に向上させるシミレーションアクセラレータおよび機能レベルでのテストパターン⾃動⽣成などの開発(GUIやHW-IPを含む)。新たなアイデアに基づく新規開発。
作業環境: Linux/UNIX
⾔語: SystemVelirog、Verilog-HDL、VHDL、C/C++、Python
Simulator/EDA: VCS、IES、QuestaSIMをはじめフォーマルベリファイアなど各種EDA
- 応募資格
-
- 必須
- 1年以上のHDL(Verilog-HDL/VHDL)設計の経験〈ASIC、FPGAなど〉
- 歓迎
-
*HDL関連の設計・検証実務経験豊富な方
*FPGA開発経験
*AI技術を応⽤した開発・実務経験
*⾃⾝での仕様設計経験
*英語での読解・記述能⼒、コミュニケーション⼒などに⾃信のある⽅、トライしたい⽅
*海外進出に興味のある⽅
- フィットする人物像
-
弊社は小規模ながら高い品質と技術力をクライアントから高く評価されています。その要因のひとつに提案型のビジネスモデルあります。そのため、自ら論理的に考え積極的に行動できる自主性の高い方がよりフィットすると考えています。
=取引様からのプロジェクト終了時のコメント紹介=
A社「⼀連の対応、ありがとうございました。予定通り、スムースに進み、ベリフォアさんに委託させてもらって、良かったと思っています。
また次回もよろしくお願いします。」
B社「受託会社が多くある中で、⼤半は受けた仕様にもとづいて等⾝⼤(コストミニマム)のアウトプットを⾏って完了、という会社や仕事のしかたが普通かと思いますが、今回のように疑問を感じられて最適解を提案いただくような御社の姿勢は⾮常に好感が持てます。
今回のご提案は何らかの形で活かしていきたいと考えております。」
- 雇用形態
- 正社員
- ポジション・役割
- 設計・検証エンジニア
- 勤務地
- 神奈川県 (横浜市)/ 京都府(精華町)
- 勤務時間
- 定時 9:00~18:00 *フレックス制あり
- 年収・給与
-
400万円 ~ 899万円
月給制: 34万円~75万円
上記には、固定残業代(30時間分:7万9688円~)含みます。
時間超過分については別途支給いたします。
- 待遇・福利厚生
-
通勤手当、各種社会保険あり
■働きやすさ
・残業を良しとしないのが社内の共通認識です。そのため⽉残業時間は15時間前後です。限られた時間でのパフォーマンス向上を重視しており、リモートワークも可能です。
・⼦育て世代のエンジニアが⼤半を占める中、産休・育休実績もあり、世の中に先⾏してワークライフバランスのとれた環境を実現しています。直近1年の有給休暇平均取得率
は79.8%(国内平均は49.1%)です。
- 休日休暇
-
年間休⽇:120 年間有休休暇 15から20日
休⽇休暇形態:完全週休2⽇制(⼟⽇祝⽇)
⼟・⽇・祝⽇、年末年始(12/29-1/4)、有給休暇、特別休暇
(慶弔休暇など)
- 選考プロセス
-
⾯接回数 :2回
筆記・Web試験 :有
■選考フロー:
書類選考→技術試験→⾯接 2~3回→内定
■備考:
⾯接回数は増減する可能性があります。