募集要項
- 募集背景
-
弊社のCMOSイメージセンサーは、スマートフォン、デジタルスチルカメラ、カムコーダ、監視/産機カメラ、PCカメラ等すでに多くの分野で使用され、高速・高画質を活かしたカメラの実現に貢献しています。我々の職場では主にスマートフォン向けの新規開発CMOSイメージセンサーの設計業務を行っています。新規開発したCMOSイメージセンサーを世の中に実際に送り出すというすばらしい感動体験を一緒に味わってみませんか?
・組織としての担当業務
CMOSイメージセンサーのデジタル回路設計業務が中心で、設計後は測定及び評価を行い最終顧客に商品を届けるまでの領域をカバーします。最近では毎秒最大1000フレームのセンサーを開発しました。
- 仕事内容
-
デジタル回路設計業務 verilog-HDLによる設計および検証デジタル回路設計業務 verilog-HDLによる設計および検証(波形目視のほか、リファレンスCによる一致検証、アサーション検証、カバレッジ検証) 製造事業所との情報共有、課題発生時の連携など他部署との協業も多いです。 設計後は測定及び評価チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行います。 数名~10名程度のチームを作って要求仕様から設計仕様に落とし込み、決められたスケジュール内でチームで業務を推進します。 一方で長期スパンでは次世代CMOSイメージセンサーの開発検討も行います。CMOSイメージセンサーはアナログ回路とデジタル回路が協調して動作しているのである程度のアナログ知識が必要ですが、周囲のメンバー・関連部署と協業しスキルを得ることで、より高度なセンサー開発に取り組めます。
- 応募資格
-
- 必須
-
半導体のロジック回路の設計・検証業務を経験されている方。
(System Verilog またはVerilog-HDLの知見をお持ちの方)
※半導体の種類は問いません。
- 歓迎
-
・SystemVerilog、UVM、SystemC、アサーション記述、論理合成、動作合成、タイミング
検証(STA)、Python
・アナログ回路の基礎知識や、ロジック、アナログ協調検証知識。ソフトウェア知識 等
・TOEIC600点以上
顧客との英語によるコミュニケーションがリーダーには求められますが、社内での研修
を通じたレベルアップの機会があります。
- フィットする人物像
-
・ 挑戦を楽しむ方
・ 技術や社会の新しい動き・変化に興味がある方
・ コミュニケーションを通じて相手と相互理解する姿勢がある方
・ 異文化・多様性を尊重する方
- 雇用形態
- ジェネラル・エンプロイメント・コントラクト(正社員)
- ポジション・役割
- 担当、上級メンバー、リーダー
- 勤務地
- 神奈川県厚木市
- 勤務時間
-
標準労働時間帯 9:00-17:30(勤務時間7時間45分 休憩45分
フレックスタイム制、コアタイム無し
時間外労働あり
- 年収・給与
-
経験、スキルを元に、社内規定により決定する。
担当:約600万円~/上級担当:約750万円~/リーダー:約950万円~
※経験に応じて要相談
※会社業績や個人評価等に応じて変動します
*通勤費を別途支給いたします
賞与 年2回支給(6月、12月)
- 待遇・福利厚生
- 社会保険 健康保険、厚生年金保険、雇用保険、労災保険
- 休日休暇
-
休日 土日、祝日 完全週休二日制
休暇 年次有給休暇(初年度6~17日、勤続年数に応じて最大24日)年末年始休暇
- 選考プロセス
-
書類審査→1次面接(部門)→2次面接(部門)→Web適性検査→最終面接(人事部長) →内定
- キャリアパス・評価制度
-
・描けるキャリアパス
CMOSイメージセンサーのデジタル回路設計スキルとセンサー内部のアーキテクチャ構築のスキルを習得できます。 また、センサー開発全般を習得したエンジニアとして、世界初となる人間の目を超えるセンサーを世に提供できます。
・職場雰囲気
職場は若手からベテランまで揃っていて活気があります。 顧客からの要求仕様に対して、どう設計仕様に落とし込めるのか、設計検討段階からさまざまな課題を解決しながら開発を進めています。 単なるデジタル設計ではなく、センサー内部のアーキテクチャと顧客のカメラシステムのアーキテクチャの両面でどうあるべきかエンジニア同士で議論しながら開発しています。 開発スケジュールはタイトですが広く手に取られる最終製品に直ちに搭載されるため、世の中への貢献を実感しやすい職場です。